公開されたFPGAイメージは、ADC、DACなどのすべてのRed Pitayaペリフェラルへのアクセスをすでに提供しており、取得と生成なども含まれています。 Red Pitayaは、これらのイメージを最初から作成する方法、コードを編成する方法、およびこれらのモジュールを制御するためにレジスタマップを介してユーザーが持つ制御についても説明しています。テストとデバッグの目的でこれらのレジスタを簡単に制御および操作できるようにする監視コマンドラインツールも利用できます。ザイリンクスSoCテクノロジーにより、Red Pitayaデバイスで実行されているLinuxからFPGAイメージを瞬時にロード/置換できるため、開発とテストがさらに迅速になります。FPGAをCコードとインターフェースさせたい場合は、CAPIプログラミングの例を参照することをお勧めします。FPGAに慣れていない場合は、FPGAロジックとVerilogプログラミング言語の概要から始まり、単純なものから高度なものまで続く一連の優れた例が付属するFPGA教材から始めることも可能です。